Q20、用Protel低版本设计的原理图器件库,在Protel99SE中不能编辑? 因为Protel99SE采用数据库的管理方式,它的库文件也是以数据库形式存在的,因此,我们先将原来的库文件在Protel99SE下打开,存成.DDB文件,就可以进行编辑了。 Q21、如何加载仿真和PLD库? 在进行仿真分析和PLD设计时,必须使用仿真库和PLD库中的器件,库文件在\DesignExplorer99SE\library\sch\目录中的sim.ddb和pld.ddb中。 Q22、原理图的通用器件库叫什么名称? 原理图的常用器件文件库是MiscellaneoousDevices.ddb。 Q23、不能运行3D显示? 将金山词霸从界面上卸载,就可运行3D显示。 Q24、请问多层电路板是否可以用自动布线 可以的,跟双面板一样的,设置好就行了。 Q25、在protel中能否用orcad原理图 需要将orcad原理图生成protel支持的网表文件,再由protel打开即可。 Q26、填充时,假设布线规则中间距为20mil,但我有些器件要求100mil间距,怎样才能自动填充? 可以在design-->rules-->clearanceconstraint里加。 Q27、有没有设方孔的好办法?除了在机械层上画。 可以,在MultiLayer上设置。 Q28、99se的3d功能能更增进些吗?好像只能从正面看!其外形能自己做吗? 3D图形可以用Ctrl+上,下,左,右键翻转一定的角度。不过用处不大,显卡要好才行。Q29、可以在焊盘属性中修改焊盘的X和Y的尺寸可以。 Q30、布线后有的线在视觉上明显太差,PROTEL这样布线有他的道理吗(电气上) 仅仅通过自动布线,任何一个布线器的结果都不会太美观。 Q31、如何使用Protel99se的PLD仿真功能? 首先要有仿真输入文件(.si),其次在configure中要选择AbsoluteABS选项,编译成功后,可仿真。看仿真输出文件。 Q32、自动布线为什么会修改事先已布的线而且把它们认为没有布过重新布了而设置我也正确了? 把先布的线锁定。应该就可以了。 Q33、请问最新的PROTEL是什么版本?新的会在什时候推出? ProtelDXP,第二季度晚些时候推出。 Q34、我用99se6布一块4层板子,布了一个小时又二十分钟布到99.6%,但再过来11小时多以后却只布到99.9%!不得已让它停止了 对剩下的几个Net,做一下手工预布,剩下的再自动,可达到100%的布通。 Q35、如何利用protel的PLD功能编写GAL16V8程序? 利用protel的PLD功能编写GAL16V8程序比较简单,直接使用CuplDHL硬件描述语言就可以编程了。帮助里有实例。Stepbystep. Q36、请问PROTEL中画PCB板如何设置采用总线方式布线? Shift+空格。 Q37、如何锁定一条布线? 先选中这个网络,然后在属性里改。 Q38、对于某些可能有较大电流的线,如果我希望线上不涂绿油,以便我在其上上锡,以增大电流。我该怎么设计? 可以简单地在阻焊层放置您想要的上锡的形状。 Q39、在PCB中有几种走线模式? 我的计算机只有两种,通过空格来切换Shift+空格,Shift+<,Shift+< Q40、protell99se能否打开orcad格式的档案,如不能以后是否会考虑添加这一功能? 现在可以打开。 Q41、请问在PROTEL99SE中倒入PADS文件,为何焊盘属性改了。 这类问题,一般都需要手工做调整,如修改属性等。 Q42、补泪滴可以一个一个加吗? 当然可以 Q43、3D的功能对硬件有什么要求? 请把金山词霸关掉 Q44、如何自动布线中加盲,埋孔? 设置自动布线规则时允许添加盲孔和埋孔 Q45、protel的执行速度太慢,太耗内存了,这是为什么?而如allegro那么大的系统,执行起来却很流畅! 最新的Protel软件已不是完成一个简单的PCB设计,而是系统设计,包括文件管理、3D分析等。只要PIII,128M以上内存,Protel亦可运行如飞。 Q46、在打开内电层时,放置元件和过孔等时,好像和内电层短接在一起了,是否正确 内电层显示出的效果与实际的缚铜效果相反,所以是正确的 Q47、protel99se6的PCB通过specctrainterface导出到specctra10.1里面,发现那些没有网络标号的焊盘都不见了,结果specctra就从那些实际有焊盘的地方走线,布得一塌糊涂,这种情况如何避免? 凡涉及到两种软件的导入/导出,多数需要人工做一些调整。 Q48、protel99se9层次图的总图用edit\exportspread生成电子表格的时候,却没有生成各分图纸里面的元件及对应标号、封装等。如果想用电子表格的方式一次性修改全部图纸的封装,再更新原理图,该怎么作? 点中相应的选项即可。 Q49、如何把敷铜区中的分离的小块敷铜除去 在敷铜时选择"去除死铜" Q50、能告诉将要推出的新版本的PROTEL的名称吗?简单介绍一下有哪些新功能? Protel手动布线的推挤能力太弱!ProtelDXP,在仿真和布线方面会有大的提高。 Q51、如何去掉PCB上元件的如电阻阻值,电容大小等等,要一个个去掉吗,有没有快捷方法 用全局编辑,同一层全部隐藏 Q52、powpcb的文件怎样用PROTEL打开? 先新建一PCB文件,然后使用导入功能达到。 Q53、在protel99se中设计Xilinx的CPLD,可否用vhdl语言? 在protel99se中设计Xilinx的CPLD,使用vhdl语言,需要单独购买一个接口软件。在下一版本中,可直接用vhdl语言输入。 Q54、新器件的封装库和原理图库哪里有? Protel站点有Protel的库研发中心,不断更新库资源。正版用户可以免费获得这些资源。 Q55、protel的pld功能好象不支持流行的HDL语言? ProtelPLD使用的Cupl语言,也是一种HDL语言。下一版本可以直接用VHDL语言输入。 Q56、可不可以做不对称焊盘?拖动布线时相连的线保持原来的角度一起拖动? 可以做不对称焊盘。拖动布线时相连的线不能直接保持原来的角度一起拖动。 Q57、补泪滴后再铺铜,有时铺出来的网格会残缺,怎么办? 那是因为你在补泪滴时设置了热隔离带原因,你只需要注意安全间距与热隔离带方式。也可以用修补的办法。 Q58、用PROTEL画图,反复修改后,发现文件体积非常大(虚肿),导出后再导入就小了许多。为什么??有其他办法为文件瘦身吗? 其实那时因为PROTEL的铺铜是线条组成的原因造成的,因知识产权问题,不能使用PADS里的"灌水"功能,但它有它的好处,就是可以自动删除"死铜"。致与文件大,你用WINZIP压缩一下就很小。不会影响你的文件发送。 Q59、试用版的PROTEL99SE,画好原理图之后,用设计同步功能时出现一个Confirm对话框如下:vConfirm: Cannotexecuteallnetlistmacros.Doyouwanttocontinueanyway?V |Yes||No| 选Yes之后完成了同步功能,但是有一个元件(LED)本来在原理图中是一端接+5V一端接一个电阻,可是在生成的板框中这个LED却什么都没接(两端无任何连线)。请问这是为什么? 这种错误的出现是因为原理图中的零件的Partnumber与该零件的Foorprint的Partnumber不同所造成的。你可以在原理图中点击浏览器中Edit,进入原理图零件编辑器,将该零件的Partnumber修改为Foorprint的Partnumber接可解决问题。 Q60、怎样在PROTEL的PCB部分,加一个VIA变成Thermal? 把这个VIA的信号定义成VCC或GND的信号(即内层的信号)便可
|